Mach Speed Technologies Eclipse Touch 2.8V Guide de l'utilisateur Page 121

  • Télécharger
  • Ajouter à mon manuel
  • Imprimer
  • Page
    / 235
  • Table des matières
  • MARQUE LIVRES
  • Noté. / 5. Basé sur avis des utilisateurs
Vue de la page 120
Interfacing DDR2 and DDR3 Memories with the i.MX53 Processor
i.MX53 System Development User’s Guide, Rev. 1
Freescale Semiconductor 6-3
6.2 i.MX53 Memory Interface
Figure 6-2 shows the DDR2 connection. The DDR2 device is the H5PS2G83AFR.
Figure 6-2. DDR2 Memory Connection
Figure 6-3 shows the DDR3 memory connections. The DDR3 device is the EDJ2116DASE.
The DDR2 and DDR3 memory connections differ in the following ways:
RESET and VREF signals.
DDR3 DQS signals are connected as differential pairs to the memory.
Vue de la page 120
1 2 ... 116 117 118 119 120 121 122 123 124 125 126 ... 234 235

Commentaires sur ces manuels

Pas de commentaire